欢迎登录材料期刊网

材料期刊网

高级检索

对以静态RAM为存储器的子控制系统进行分析,发现在一定的显示指标下,决定该系统可控像素点数的参数为扫描模块的单点读取时钟频率,由此产生了以高速动态内存为存储器的设计系统.对此系统中扫描模块可实现的单点读取有效频率进行了分析,证实此设计系统可降低硬件成本.提出和分析了以动态内存为存储的两种控制系统设计方案.经相互对比,证明了以一片动态内存实现双体功能方案的可行性和实用性,并对此方案进行了设计分析与实现.最终在不提高硬件成本的前提下,实现了可控像素点数是以静态RAM为存储系统中可控像素点数的2倍.

参考文献

[1] 邱欣,徐奕斐,余峰,等.利用FPGA的全彩OLED显示器控制电路[J].液晶与显示,2006,21(5):571-573.
[2] 黄家善,张平均,陈建顺.基于千兆以太网的LED显示屏关键技术分析与实现[J].福建师范大学学报,2004,22(2):42-45.
[3] 王骞,丁铁夫.高速图像存储系统中SDRAM控制器的实现D3.液晶与显示,2006,21(1):48.52?
[4] Micron Technology Inc.The datasheet of the 64MSDRAM[R].Boise,Idaho,USAs Micron Technology Inc.,2002,1-53.
[5] 苏海冰,吴钦章.用SDRAM在高速数据采集和存储系统中实现海量缓存[J].光学精密工程,2002,10(5):462-465.
[6] 张建军,陈钟荣.基于可编程逻辑器件的LED显示屏控制系统设计[J].液晶与显示,2006,21(4),398-402?
[7] 胡月华,谢彦峰,张忠林,等.LVDS高速数据传输技术在全彩LED控制系统中的应用[J].电子元器件应用,2007,9(5):33-35.
[8] 任艳颖,王彬.IC设计基础[M].西安:西安电子科技大学出版社,2003.
上一张 下一张
上一张 下一张
计量
  • 下载量()
  • 访问量()
文章评分
  • 您的评分:
  • 1
    0%
  • 2
    0%
  • 3
    0%
  • 4
    0%
  • 5
    0%