欢迎登录材料期刊网

材料期刊网

高级检索

随着电源电压的不断降低和芯片面积的不断减小,电荷泵的效率已成为MOS电荷泵电路设计过程中最为人们关心的问题之一.由于传统的Dickson MOS电荷泵在每个传输管上都有阈值电压的损失,使得它的效率很低.为了解决这一问题,各种电荷泵电路在不断地出现.四相位MOS电荷泵电路自发明以来,得到了广泛的应用,但是它需要产生四个时钟,增大了面积;更为重要的是,由于四相位电荷泵要求在一个周期内提供四个互不重叠的高电平,从而限制了时钟频率的提高.本文在四相位电荷泵的基础上,提出了一种新型的二相位的电荷泵电路,解决了提高效率和增加芯片面积以及时钟频率提升的矛盾.

参考文献

[1] Toru T, Tomoharu T. A dynamic analysis of the Dickson charge pump circuit [J]. IEEE J. Solid-State Circuits,1997, 32(8): 1231-1240
[2] Dickson J F. On-chip high-voltage generation in MNOS integrated circuit using an improved voltage multiplier technique [J]. IEEE J. Solid-State Circuits, 1976, SC-11(3): 374-378
[3] Behzad R. Design of Analog CMOS Integrated Circuit [M]. MeGraw-Hill, 2000.
[4] Witters J S, Groeseneken G, Herman E M. Analysis and modeling of on- chip high-voltage generator circuits for use in EEPROM circuits [J]. EEE J. Solid-State Circuits, 1989, 24(5): 592-597
[5] Akira U, et al. A 5 V-only operation 0.6μm flash EEPROM with row decoder scheme in triple-well structure [J].IEEE J. Solid-State Circuits, 1998, 27(11)
上一张 下一张
上一张 下一张
计量
  • 下载量()
  • 访问量()
文章评分
  • 您的评分:
  • 1
    0%
  • 2
    0%
  • 3
    0%
  • 4
    0%
  • 5
    0%