梁国龙
,
何丁龙
,
张磊
,
刘延俊
,
王博
液晶与显示
doi:10.3788/YJYXS20163104.0421
为实现远距离、高可靠性传输,并减小复杂度,对Camera Link Full接口数据的HD-SDI传输显示进行了深入研究.采用FPGA作为核心处理器,考虑相机输出具有多种帧频,采取帧频检测及充分降频策略,并通过3个SRAM进行缓存以实现帧频转换,以满足HD-SDI帧频25Hz的要求.考虑到SRAM数据宽度,采取FIFO行缓存策略将Camera LinkFull80输出的10 tap、80 bits图像数据转换成单通道的8 bits图像数据.最后,完成系统设计并进行实验验证.实验结果表明:系统实现了图像数据从50 Hz、100 Hz、500 Hz等多种帧频的Camera Link Full80到25帧HD-SDI接口1080i的格式转换及实时显示,且图像层次丰富,无失真.
关键词:
Camera Link Full
,
HD-SDI
,
FPGA
,
三缓存
,
视频编码