杨君体
,
魏廷存
,
魏晓敏
,
李博
液晶与显示
doi:10.3969/j.issn.1007-2780.2008.03.011
基于March算法的存储器内建自测试电路能够获得很高的故障覆盖率,但在测试小规模的存储器时暴露出了面积相对比较大的缺点.针对大屏幕Timing Controller芯片"龙腾TC1"中4块640×18 bit SRAM"按地址递增顺序连续进行写操作"的工作特点,提出了一种新的存储器内建自测试方法.该方法按照地址递增顺序向存储器施加测试矢量,避免了直接采用March C算法所带来的冗余测试,简化了内建自测试电路,大大减少了由管子的数量和布线带来的面积开销,可达到March C+算法相同的"测试效果".
关键词:
TFT-LCD
,
时序控制器
,
存储器
,
内建自测试
,
March C
刘杰
,
程松华
,
张永栋
,
李曙新
液晶与显示
doi:10.3788/YJYXS20142902.0238
为了实现基于FPGA的具有Mini-LVDS接口的TFT-LCD时序控制器,对TFT-LCD的时序控制器、Mini-LVDS技术的数据排列方式和FPGA的功能进行了研究.通过对Mini-LVDS的数据排列方式的研究,提出了独特的数据处理方法.利用FPGA内嵌的SRAM,设计了一种并行转串行的转换器,把一行的数据分成前半部分和后半部分并同时向外输出;利用D触发器、延时的方法实现了相邻二点的数据串并转换;综合利用移位寄存器、串行加法器和DDR技术,设计了一种8;1的并串转换电路,实现了子像素内数据的并串转换.利用Xilinx公司的FPGA的输出宏单元,设计了把CMOS逻辑电平信号转换为Mini-LVDS逻辑电平信号的数据发送器.利用Xilinx公司的FPGA的时钟宏单元块,探讨并解决了多时钟的问题.通过研究Mini-LVDS和时序控制器的特性,提出了复位信号的产生方法和相对应的数据处理方法.利用此方法设计出的具有Mini-LVDS接口的时序控制器已应用于本公司的分辨率为1 280×1 024的产品中,数据的传输频率达108 MHz,颜色深度为24 bit.这个产品的显示画面清晰,过渡自然.利用此方法设计的TFT-LCD的时序控制器基本符合稳定可靠、抗干扰能力强等要求.
关键词:
时序控制器
,
Mini-LVDS
,
FPGA
,
Verilog HDL
陈建军
,
金强宁
,
章鹏
,
刘凯丽
液晶与显示
doi:10.3788/YJYXS20153004.0647
针对某些仅绑定栅源驱动芯片而没有时序控制电路的液晶显示面板,设计了一款基于FPGA的SOPC嵌入式系统的时序控制器.它利用FPGA的逻辑电路实现LVDS视频信号的解码、灰阶扩展、RSDS信号编码、显示控制时序转换等功能,并通过FPGA中Nios Ⅱ软核的串行口设置参数,编程GAMMA及VCOM电压,参数具有掉电保护功能.时序控制器中还增加了BIT检测电路,可实时查询电路运行状态.该时序控制器电路集成度高、功耗低,结构简单,适合特殊应用,具有较高使用价值.
关键词:
TFT液晶显示
,
时序控制器
,
FPGA
,
SOPC
,
BIT