杨洁
,
汤其妹
,
陈付龙
,
齐学梅
,
叶和平
连铸
doi:10.3969/j.issn.1007-5461.2015.05.014
为了使计算系统具有低功耗和容错能力,基于可逆逻辑设计了一种容错的通用移位寄存器.提出了一种新型的容错可逆逻辑门(Parity-preserving Dflip_flop gate,PP_DFG),利用它和存在的容错门,完成了寄存器和多路数据选择器的设计.综合上述模块,构建了容错可逆的通用移位寄存器电路,用Verilog硬件描述语言建模,仿真显示电路逻辑结构正确.同现有电路相比,根据量子代价、延迟和无用输出对其进行性能评估,结果表明该电路不仅具有容错功能,而且性能提高了16%~48%.设计的电路可作为一种重要的存储元件应用于未来的低功耗计算系统.
关键词:
量子计算
,
可逆逻辑
,
容错
,
PP_DFG门
,
移位寄存器
,
仿真