崔宝玲
,
赵瑞
,
张玉良
,
郑齐銮
,
朱祖超
工程热物理学报
基于N-S方程应用标准的k-ε湍流模型对高速开式离心泵进行三维湍流数值模拟,得到了流道内的压力场、速度场的变化规律,揭示了回流等流动现象,验证了液流冲击、流动不均匀和回流是开式叶轮效率低的主要原因;通过对蜗壳进口速度和压力沿周向分布的分析看出分布呈现明显的波动特征,验证了叶轮与蜗壳的干扰所造成的周向流动的不均匀性是非常强烈的.预测出其性能曲线,计算与试验结果吻合良好,证明该计算方法具有较高的可靠性.
关键词:
高速
,
开式离心泵
,
流动特性
,
数值模拟
,
汽蚀
张勇
,
安振涛
,
闫军
,
谢俊磊
表面技术
doi:10.3969/j.issn.1001-3660.2008.06.027
Ni-P非晶态合金镀层作为一种功能镀层,具有优良的电磁屏蔽、静电防护性能以及优良的物理化学性能.以往研究较多的是在酸性镀液中进行的化学镀沉积Ni-P非晶态合金镀层,温度一般较高,使化学镀的应用受到了限制,尤其是对塑料等非金属材料的表面金属化.因此,低温、高速化学镀越来越受到科研工作者的重视.同时,镀液的稳定性是化学镀能否顺利施镀以及降低化学镀成本的重要因素.鉴于此,在对国内外低温、高沉积速度化学镀镍及镀液稳定性方面的研究进行总结的基础上,展望了化学镀镍研究领域的发展方向.
关键词:
化学镀镍
,
非晶态合金
,
低温
,
高速
,
镀液稳定性
,
电磁屏蔽
钢铁
VAI Pomini公司的Diamold高速浇铸技术和Dynaflex液压振动技术分别在邯郸钢铁公司和武汉钢铁公司(WISCO)成功推出后,VAI Pomini在马鞍山钢铁公司和邢台钢铁公司又分别投产一台6流小方坯连铸机和4流小方坯连铸机.这两台连铸机都使用了Diamold和Dynaflex技术,代表了最先进的小方坯浇铸工艺,可以生产产品大纲以外最高质量的小方坯.由于VAI Pomini小方坯连铸机的良好性能,邢台钢铁公司在2003年底向VAI Pomini订购了同样的连铸机.该订单包括使用Diamold高速浇铸技术和Dynaflex液压振动技术改造现有两台4流连铸机.笔者介绍了该技术的要点以及马鞍山钢铁公司、邢台钢铁公司小方坯连铸机项目的情况,而且还提供获得的生产率和质量效果.最后介绍了邢台钢铁公司新项目的实际进展情况.
关键词:
小方坯浇铸
,
高速
,
质量
,
设备性能
,
液压振动
王科
,
白博峰
工程热物理学报
本文运用VOF模型对水平管内高速(vg≈272 m/8,Ma≈O.8)气液两相二维流场进行了数值模拟,研究了高速气流作用下液膜卷吸夹带机理.结果表明,气液界面产生的扰动波是产生液膜卷吸夹带的主要原因,扰动波吸收波前、后液膜内液体并同时在轴向与径向方向发展,最后伸入气相场中的突起部分受到高速气流剪切力而脱离液膜进入气相.在高速气相场中,同时存在两种不同的夹带现象;大波独立沿轴向和径向发展最终断裂进入气相;小波先合并后再脱离液膜进入气相.卷吸夹带之后的区域出现液膜随机分布的特点.
关键词:
高速
,
气液两相
,
液膜
,
夹带
,
数值模拟
邵光杰
,
马焕明
,
王海燕
,
荆天辅
,
姚枚
电镀与涂饰
doi:10.3969/j.issn.1004-227X.2000.02.003
为提高电镀镍的沉积速率以提高劳动生产率,采用自行研制的离心高速电镀镍装置.研究了电流密度与沉积速率、晶粒尺寸及镀层硬度的关系,结果表明:采用此装置,镀液在阴极表面切向流速、极限电流密度及沉积速率均增大,使得镀层晶粒更细致,硬度更高.
关键词:
镍
,
电镀
,
离心
,
高速
杨旭光
,
丁铁夫
,
刘维亚
,
郑喜凤
液晶与显示
doi:10.3969/j.issn.1007-2780.2007.03.021
介绍了一种基于TMS320VC5402 DSP & FPGA在液晶模块中的设计.针对高速DSP与LCD读写数据过程中时序的不匹配,提出了一种基于FPGA的解决方法.给出了快速器件DSP和慢速器件液晶模块的接口方法,并做出了逻辑时序分析;介绍了TMS320VC5402 DSP与液晶模块通过FPGA接口的硬件和软件实例,并给出了部分程序代码.利用FPGA进行I/O口的扩展,克服了DSP I/O口功能弱的缺点,提高了DSP的控制能力,节省了DSP的I/O资源.实验表明,该系统具有可靠性高的优点.
关键词:
液晶显示模块
,
TMS320VC5402
,
现场可编程逻辑阵列
,
高速
张贵祥
,
金光
,
郑亮亮
,
张刘
液晶与显示
doi:10.3788/YJYXS20112603.0397
针对航天光学遥感成像系统输出通道多、输出速率高的特点,提出一种高速、多通道CCD图像数据并行处理与传输系统的设计方案.该方案以FPGA为数据处理和控制核心,采用基于FPGA区域并行处理的数据处理方法,运用FPGA内部块RAM构建高速多通道CCD图像的缓冲区,在存取控制上采取区域缓存和时分复用的策略完成对高速多通道CCD图像数据的实时处理;而对高速多通道CCD图像数据的传输采用基于Channel link高速差分串行传输技术,以高速差分串行的LVDS(Low Voltage Differential Signal)数据流替代传统的并行"TTL/COMS"信号进行传输,使系统高速传输能力大大加强,并且功耗低,抗干扰能力强.研究结果表明,该设计具有较好的稳定性、灵活性和通用性等,并已成功运用于某40通道高速CCD成像系统中,系统并行处理和传输的总数据率高达7.68 Gbit/s.
关键词:
高速
,
多通道
,
CCD
,
并行处理
,
LVDS
余达
,
龙科慧
,
徐东
,
赵莹
,
王冶
,
陈佳豫
,
刘金国
液晶与显示
doi:10.3788/YJYXS20132802.0284
针对频率超过100 MHz的高速航空航天遥感相机图像数据瞬时并行存储困难问题,提出了一种多路高速短消隐期CCD图像数据存储的方法.先将各路图像数据并行存储到SDRAM阵列,然后再逐路读出图像数据并经采集卡存储到主机的硬盘上;针对SDRAM需定时刷新开销大的问题,将输入图像数据进行位宽变换,降低SDRAM的读写时钟频率;采用串并转换和并串转换操作结合异步FIFO进行不同时钟域数据接口,解决了高速下图像数据非整数倍位宽转换难题,并给出了SDRAM最低的工作频率和异步FIFO的最小深度的计算公式.研究应用结果表明,以FPGA为数据处理和控制核心的设计满足应用要求,并行接收总数据率高达4.13Gbit/s.
关键词:
多路
,
高速
,
短消隐期
,
并行存储
,
位宽转换